Новая ПЛИС с FPGA-архитектурой со сверхвысокой логической емкостью компании Xilinx
В начале апреля 2005 года компания Xilinx объявила о выпуске новой ПЛИC с FPGA-архитектурой LX200 семейства Virtex-4, содержащей более 200448 логических ячеек, что на 30% больше, чем у микросхем ближайших конкурентов, выполняемых также по 90-нм технологии. Емкость 500-МГц ОЗУ составляет 6048 Кбит. Предусмотрена встроенная логика управления FIFO-памятью, позволяющая поддерживать высокое быстродействие при достаточно невысокой потребляемой мощности. Микросхема содержит 96 секций сигнального процессора XtremeDSP, способных выполнять 18х18 операций умножения с накоплением на частоте 500 МГц при потребляемой мощности 2,3 мВт/100 МГц. Число блоков ввода/вывода FPGA достигает 960 (448 дифференциальных пар), причем в каждом блоке предусмотрена специализированная схема для синхронных интерфейсов. Технические средства FPGA поддерживают все основные интерфейсы памяти, в том числе DDR2, SDRAM, DDR SDRAM, QDR II SRAM и RLDRAM II.
Потребляемая новой микросхемой мощность на 5 Вт ниже, а шумы, обусловленные одновременным переключением выходов, и перекрестные помехи в семь раз ниже, чем у других ПЛИС этого типа, изготовленных по 90-нм технологии.
С выходом новой микросхемы число ПЛИС с FPGA-архитектурой, изготавливаемых компанией по 90-нм технологии, достигло 20.
Пресс-релиз компании Xilinx
Недорогой коммуникационный процессор для Ethernet компании Freescale
Процессоры серии MPC885 (MPC870/75/80/85), выполненные на основе 8хх процессорного ядра и 32-бит RISC-процессора, позволяют организовывать обмен данными в сети Ethernet и обладают наилучшим на сегодняшний день соотношением цена/качество. Изделия входят в семейство PowerQUICC I.
Их частота составляет 66, 80 и 133 МГц, частота шины – 80 МГц, благодаря чему процессоры могут реализовывать различные коммуникационные протоколы и интерфейсы. Производительность процессоров серии равна 158 Mips. Динамическая ширина шины данных – 8, 16, 32 бит. Объем кэш-памяти команд/кэш-памяти данных 8/8 Кбайт. Предусмотрено 16 каналов прямого доступа к памяти.
Напряжение питания ядра 1,8 В, портов ввода/вывода – 3,3 В, потребляемая мощность – менее 1 Вт. Изготовлены микросхемы по 0,18-мкм КМОП-технологии. Монтируются в корпуса типа PBGA-375 (880/885) и PBGA-256 (870/875).
Возможности микросхем серии приведены в таблице.
Существенное снижение стоимости систем. Новый DSP компании Texas Instruments
Новый сигнальный процессор TMS320C6412 (C6412) компании Texas Instruments с рабочей частотой 720 МГц, в котором эффективно объединены периферийные устройства и память, отвечает современным требованиям потребителей к снижению стоимости и занимаемой на плате площади. Предназначен для систем телекоммуникационной инфраструктуры, сетевого оборудования (видеосерверов, оборудования передачи голоса с пакетом данных) и высокоэффективных средств формирования изображения (систем визуального контроля, принтеров, сканеров, копировальных устройств, факсимильных аппаратов).
Процессор выполнен по 0,13-мкм технологии на базе второго поколения перспективной высокопроизводительной архитектуры с командными словами очень большой длины (VLIW) – VelocitiTI.2. Процессорное ядро микросхемы содержит 64 универсальных регистра, оперирующих с 32-бит словами, и восемь независимых функциональных элементов (два умножителя и шесть арифметико-логических устройств). Процессор выполняет четыре операции умножения с накоплением (MAC) 16-бит данных за цикл, или 2400 млн. MAC в 1 с (восемь 8-бит операций МАС, или 4800 млн. МАС в 1 с).
В процессоре реализована двухуровневая кэш-архитектура – 128-Кбит кэш программ и 128-Кбит кэш данных первого уровня, а также 2-Мбит память второго уровня, предназначенная для хранения программ и данных. В число периферийных устройств, обеспечивающих высокие гибкость и производительность процессора, входят модули управления доступом к среде передачи 10/100 Ethernet и управления вводом/выводом данных, I2C шины, а также два многоканальных последовательных буферизованных порта, три 32-бит универсальных таймера, конфигурируемый пользователем 16-бит или 32-бит интерфейс хост-порта, PCI порт, универсальный 16-выводной порт ввода/вывода с программируемыми режимами генерации прерывания/события и 64-бит интерфейс внешней памяти, не требующий связующих схем и обеспечивающий интерфейс с синхронными и асинхронными запоминающими и периферийными устройствами.
Новый процессор полностью совместим по коду с DSP семейства TMS320C6000 и поддерживается программными средствами и средствами проектирования компании Texas Instruments.
Стоимость прибора 63,99 долл. при закупке партии в 10 тыс. шт.
www.electronics-express.com
В начале апреля 2005 года компания Xilinx объявила о выпуске новой ПЛИC с FPGA-архитектурой LX200 семейства Virtex-4, содержащей более 200448 логических ячеек, что на 30% больше, чем у микросхем ближайших конкурентов, выполняемых также по 90-нм технологии. Емкость 500-МГц ОЗУ составляет 6048 Кбит. Предусмотрена встроенная логика управления FIFO-памятью, позволяющая поддерживать высокое быстродействие при достаточно невысокой потребляемой мощности. Микросхема содержит 96 секций сигнального процессора XtremeDSP, способных выполнять 18х18 операций умножения с накоплением на частоте 500 МГц при потребляемой мощности 2,3 мВт/100 МГц. Число блоков ввода/вывода FPGA достигает 960 (448 дифференциальных пар), причем в каждом блоке предусмотрена специализированная схема для синхронных интерфейсов. Технические средства FPGA поддерживают все основные интерфейсы памяти, в том числе DDR2, SDRAM, DDR SDRAM, QDR II SRAM и RLDRAM II.
Потребляемая новой микросхемой мощность на 5 Вт ниже, а шумы, обусловленные одновременным переключением выходов, и перекрестные помехи в семь раз ниже, чем у других ПЛИС этого типа, изготовленных по 90-нм технологии.
С выходом новой микросхемы число ПЛИС с FPGA-архитектурой, изготавливаемых компанией по 90-нм технологии, достигло 20.
Пресс-релиз компании Xilinx
Недорогой коммуникационный процессор для Ethernet компании Freescale
Процессоры серии MPC885 (MPC870/75/80/85), выполненные на основе 8хх процессорного ядра и 32-бит RISC-процессора, позволяют организовывать обмен данными в сети Ethernet и обладают наилучшим на сегодняшний день соотношением цена/качество. Изделия входят в семейство PowerQUICC I.
Их частота составляет 66, 80 и 133 МГц, частота шины – 80 МГц, благодаря чему процессоры могут реализовывать различные коммуникационные протоколы и интерфейсы. Производительность процессоров серии равна 158 Mips. Динамическая ширина шины данных – 8, 16, 32 бит. Объем кэш-памяти команд/кэш-памяти данных 8/8 Кбайт. Предусмотрено 16 каналов прямого доступа к памяти.
Напряжение питания ядра 1,8 В, портов ввода/вывода – 3,3 В, потребляемая мощность – менее 1 Вт. Изготовлены микросхемы по 0,18-мкм КМОП-технологии. Монтируются в корпуса типа PBGA-375 (880/885) и PBGA-256 (870/875).
Возможности микросхем серии приведены в таблице.
Существенное снижение стоимости систем. Новый DSP компании Texas Instruments
Новый сигнальный процессор TMS320C6412 (C6412) компании Texas Instruments с рабочей частотой 720 МГц, в котором эффективно объединены периферийные устройства и память, отвечает современным требованиям потребителей к снижению стоимости и занимаемой на плате площади. Предназначен для систем телекоммуникационной инфраструктуры, сетевого оборудования (видеосерверов, оборудования передачи голоса с пакетом данных) и высокоэффективных средств формирования изображения (систем визуального контроля, принтеров, сканеров, копировальных устройств, факсимильных аппаратов).
Процессор выполнен по 0,13-мкм технологии на базе второго поколения перспективной высокопроизводительной архитектуры с командными словами очень большой длины (VLIW) – VelocitiTI.2. Процессорное ядро микросхемы содержит 64 универсальных регистра, оперирующих с 32-бит словами, и восемь независимых функциональных элементов (два умножителя и шесть арифметико-логических устройств). Процессор выполняет четыре операции умножения с накоплением (MAC) 16-бит данных за цикл, или 2400 млн. MAC в 1 с (восемь 8-бит операций МАС, или 4800 млн. МАС в 1 с).
В процессоре реализована двухуровневая кэш-архитектура – 128-Кбит кэш программ и 128-Кбит кэш данных первого уровня, а также 2-Мбит память второго уровня, предназначенная для хранения программ и данных. В число периферийных устройств, обеспечивающих высокие гибкость и производительность процессора, входят модули управления доступом к среде передачи 10/100 Ethernet и управления вводом/выводом данных, I2C шины, а также два многоканальных последовательных буферизованных порта, три 32-бит универсальных таймера, конфигурируемый пользователем 16-бит или 32-бит интерфейс хост-порта, PCI порт, универсальный 16-выводной порт ввода/вывода с программируемыми режимами генерации прерывания/события и 64-бит интерфейс внешней памяти, не требующий связующих схем и обеспечивающий интерфейс с синхронными и асинхронными запоминающими и периферийными устройствами.
Новый процессор полностью совместим по коду с DSP семейства TMS320C6000 и поддерживается программными средствами и средствами проектирования компании Texas Instruments.
Стоимость прибора 63,99 долл. при закупке партии в 10 тыс. шт.
www.electronics-express.com
Отзывы читателей